eIRA码是可迭代解码的低密度校验码。它们不仅提供杰出的性能,而且满足线性时间编码。设计优良的eIRA码可以达到极其低的误码率。在这片论文中,我们成功实现了普通FPGA平台对eIRA码的编码。作为证明,我们从例子4中选取了校验矩阵。对于最大的七次迭代和7位精度,错误率相对于双精度浮点数的结果下降小于2/10分贝。需要被注意到的一个很重要的事情是没有误码率接近 。这种性能通常在实际应用中被要求,据我们所知,但至今从未在文献中通过图形编码中实现。